یکی دیگر از نوآوری های معماری Core، قدرت بالای آن در پردازش دستورالعمل های چندرسانه ای SSE است، در معماری های پیشین اینتل تنها یک واحد 128 بیتی برای دستورالعمل های SSE در نظر گرفته شده همچنین در معماری K8 دو واحد SSE وجود دارد، اما در معماری Core سه واحد قدرتمند برای SSE در نظر گرفته شده است که دو واحد آن به صورت موازیهم عمل میکنند.
در پردازنده های فعلی، دستورالعمل های 128 بیتی SSE طی دو سیکل ساعت اجرا می شدند، که در سیکل اول 64 بیت ابتدایی و در سیکل دوم 64 بیت انتهایی اجرا شده نتیجه نهایی را حاصل می کردند، با اختصاص دادن دو واحد اجرایی موازی در معماری Core به این امر، هم اکنون امکان پردازش دستورالعمل های SSE در یک سیکل کلاک فراهم گشته است، علاوه بر این سازگاری با شیوه های سنتی پردازش SSE نیز توسط واحد غیرموازی سوم در نظر گرفته شده.